Phytec中国的wiki
support@phytec.cn
热线:0755-61802110-803
Page History
...
- 名称:
- 核心板:PFL-A-02 phyFLEX-i.MX6
- PCB:1362
- 开发板:PBA-B-01 phyFLEX Carrierboard
- 开发板PCB:1364
- 核心板尺寸图:核心板硬件手册 Figure 16&17
- 对应底板使用的插座:
60pin 座子 REF-177862-03 (VM240)
80pin 座子 REF-178709-03 (VM245)
50pin 座子 REF-177861-03 (VM247)
- 核心板连接器资料 / SOM connector infomation
- 引脚列表:核心板硬件手册 Table 3。
- 引脚顺序/方向:核心板硬件手册 Figure 4。
核心板引脚与SOC(CPU)引脚对应表,可实时搜索- Altium Designer 器件库
- 核心板贴片图:
- 核心板dxf图/step 3D图
- 3D Step 文件,请右键另存为下载或者用下载工具。,请右键另存为下载或者用下载工具。(已搬迁到这里https://download.phytec.de/Products/phyFLEX-iMX6/Layout/PL1362_4/1362-4.dxf.zip)
- dxf图 (https://download.phytec.de/Products/phyFLEX-iMX6/Layout/PL1362_4/1362-4.dxf.zip)dxf图
2.外设上电时序
由于imx6芯片本身需要有一定顺序上电,也就对核心板外设的上电顺序有要求。
因此要求外设不能在核心板对部IO bank供电前,向核心板的IO口输出高电平。
如需要更详细的信息,请参考
imx6 datasheet 4.2.1 Power-Up Sequence
核心板硬件手册 4.3
我们有两个信号可以用于控制外部的电源
信号名 | 引脚 |
---|---|
VDD_3V3_LOGIC | 各个VREF引脚 |
X_PM_PWR_GOOD | X1A78 |
VDD_3V3_LOGIC是一个PMIC的3.3V输出,最大50mA电流输出,但不推荐作为外部的电源使用,可以作为IO的参考电源或者电平转换电路的供电电源/参考电源。
X_PM_PWR_GOOD是一个输出信号。
这两个输出都是高有效,意思是高的时候需要打开外设电源。
因此外设的电源需要用这两个信号来控制。
Overview
Content Tools
Tasks