使用方法:

  1. 在Default Pin Mux列中确认默认的接口组合;
  2. 确认可以复用成目标信号的pin脚- 例如如果要增加UART4接口,可以在global filter一项中输入UART4, 从了解其可用于UART4的PIN脚,如果PIN脚与项目所需接口不冲突,即可使用。更多支持-请联系我们:support@phytec.cn

Oops, it seems that you need to place a table or a macro generating a table within the Table Filter macro.

The table is being loaded. Please wait for a bit ...

Pin SOM Pin Default in DTS Signal Level Pin name Label GPIO FLEXIO LPUART LPSPI USDHC TPM MEDIAMIX SAI LPI2C ENET ENET_QOS PDM FLEXSPI CAN CCMSRCGPCMIX MQS LPTMR I3C JTAG USB SPDIF Other Routing for Connector_Only Routing for SOM_Internal_Use_Only
A1 VSS55
B1 LVDS LVDS LVDS_D3_N
C1 LVDS LVDS LVDS_D3_P
D1 DRAM_CA5_A
E1 DRAM_CA3_A
F1 DRAM_CS0_A
G1 DRAM_CA1_A
H1 DRAM_CKE0_A
J1 DRAM_DQ06_A
K1 DRAM_DQ04_A
L1 VSS31
M1 DRAM_DQ02_A
N1 DRAM_DQ00_A
P1 DRAM_DQ15_A
R1 DRAM_DQ12_A
T1 VSS54
U1 DRAM_DQ11_A
V1 DRAM_DQ08_A
W1 79 JTAG 3.3 V DAP_TDI X_DAP_TDI GPIO3:gpio_io,28(GPIO3_IO28) FLEXIO2:flexio_flexio,30(FLEXIO2_FLEXIO30) LPUART5:lpuart_rx(LPUART5_RX) CAN2:can_tx(CAN2_TX) MQS2:mqs_left(MQS2_LEFT) JTAG:jtag_mux_tdi(JTAG_MUX_TDI) JTAG:jtag_mux_tdi(JTAG_MUX_TDI)
Y1 80 JTAG 3.3 V DAP_TCLK_SWCLK X_DAP_TCLK_SWCLK GPIO3:gpio_io,30(GPIO3_IO30) FLEXIO1:flexio_flexio,30(FLEXIO1_FLEXIO30) LPUART5:lpuart_cts_b(LPUART5_CTS_B) JTAG:jtag_mux_tck(JTAG_MUX_TCK) JTAG:jtag_mux_tck(JTAG_MUX_TCK)
AA1 VSS4
A2 LVDS LVDS LVDS_D2_N
B2 LVDS LVDS LVDS_D2_P
C2 VSS1
D2 DRAM_RESET_N
E2 DRAM_CA4_A
F2 DRAM_CA2_A
G2 DRAM_CS1_A
H2 DRAM_CA0_A
J2 DRAM_DQ07_A
K2 DRAM_DQ05_A
L2 DRAM_DMI0_A
M2 DRAM_DQ03_A
N2 DRAM_DQ01_A
P2 DRAM_DQ14_A
R2 DRAM_DQ13_A
T2 DRAM_DMI1_A
U2 DRAM_DQ10_A
V2 DRAM_DQ09_A
W2 83 JTAG 3.3 V DAP_TMS_SWDIO X_DAP_TMS_SWDIO GPIO3:gpio_io,29(GPIO3_IO29) FLEXIO2:flexio_flexio,31(FLEXIO2_FLEXIO31) LPUART5:lpuart_rts_b(LPUART5_RTS_B) JTAG:jtag_mux_tms(JTAG_MUX_TMS) JTAG:jtag_mux_tms(JTAG_MUX_TMS)
Y2 82 JTAG 3.3 V DAP_TDO_TRACESWO X_DAP_TDO_TRACESWO GPIO3:gpio_io,31(GPIO3_IO31) FLEXIO1:flexio_flexio,31(FLEXIO1_FLEXIO31) LPUART5:lpuart_tx(LPUART5_TX) CAN2:can_rx(CAN2_RX) MQS2:mqs_right(MQS2_RIGHT) JTAG:jtag_mux_tdo(JTAG_MUX_TDO) JTAG:jtag_mux_tdo(JTAG_MUX_TDO)
AA2 72 3.3 V CCM_CLKO1 X_CCM_CLKO1 GPIO3:gpio_io,26(GPIO3_IO26) FLEXIO1:flexio_flexio,26(FLEXIO1_FLEXIO26) CCMSRCGPCMIX:ccmsrcgpcmix_clko,1(CCMSRCGPCMIX_CLKO1) CCMSRCGPCMIX:ccmsrcgpcmix_clko,1(CCMSRCGPCMIX_CLKO1)
A3 LVDS LVDS LVDS_CLK_N
B3 LVDS LVDS LVDS_CLK_P
E3 VSS44
G3 VSS49
J3 VSS23
L3 VSS30
N3 VSS18
R3 VSS48
U3 VSS43
Y3 73 3.3 V CCM_CLKO2 X_CCM_CLKO2 GPIO3:gpio_io,27(GPIO3_IO27) FLEXIO1:flexio_flexio,27(FLEXIO1_FLEXIO27) CCMSRCGPCMIX:ccmsrcgpcmix_clko,2(CCMSRCGPCMIX_CLKO2) CCMSRCGPCMIX:ccmsrcgpcmix_clko,2(CCMSRCGPCMIX_CLKO2)
AA3 ENET2_RXC ENET2_RX_ER GPIO4:gpio_io,23(GPIO4_IO23) FLEXIO2:flexio_flexio,23(FLEXIO2_FLEXIO23) SAI2:sai_tx_data,01(SAI2_TX_DATA01) ENET1:enet_rgmii_rxc(ENET1_RGMII_RXC)/ENET1:enet_rx_er(ENET1_RX_ER) ENET1:enet_rx_er(ENET1_RX_ER)
A4 LVDS LVDS LVDS_D1_N
B4 LVDS LVDS LVDS_D1_P
C4 VSS2
D4 DRAM_MTEST1
E4 DRAM_ZQ
G4 DRAM_CK_T_A
J4 DRAM_CKE1_A
L4 DRAM_DQS0_C_A
N4 DRAM_DQS0_T_A
R4 DRAM_DQS1_T_A
U4 77 3.3 V CCM_CLKO3 X_PWM_FLEXIO1_28 GPIO4:gpio_io,28(GPIO4_IO28) FLEXIO2:flexio_flexio,28(FLEXIO2_FLEXIO28) CCMSRCGPCMIX:ccmsrcgpcmix_clko,3(CCMSRCGPCMIX_CLKO3) FLEXIO2:flexio_flexio,28(FLEXIO2_FLEXIO28)
V4 106 GPIO (Default 3.3 V) / 1.8 V CCM_CLKO4 X_GPIO4_29 GPIO4:gpio_io,29(GPIO4_IO29) FLEXIO2:flexio_flexio,29(FLEXIO2_FLEXIO29) CCMSRCGPCMIX:ccmsrcgpcmix_clko,4(CCMSRCGPCMIX_CLKO4) GPIO4:gpio_io,29(GPIO4_IO29)
W4 VSS6
Y4 ENET2_RX_CTL ENET2_RX_DV GPIO4:gpio_io,22(GPIO4_IO22) FLEXIO2:flexio_flexio,22(FLEXIO2_FLEXIO22) LPUART4:lpuart_dsr_b(LPUART4_DSR_B) SAI2:sai_tx_data,00(SAI2_TX_DATA00) ENET1:enet_rgmii_rx_ctl(ENET1_RGMII_RX_CTL) ENET1:enet_rgmii_rx_ctl(ENET1_RGMII_RX_CTL)
AA4 ENET2_RD0 ENET2_RX_D0 GPIO4:gpio_io,24(GPIO4_IO24) FLEXIO2:flexio_flexio,24(FLEXIO2_FLEXIO24) LPUART4:lpuart_rx(LPUART4_RX) SAI2:sai_tx_data,02(SAI2_TX_DATA02) ENET1:enet_rgmii_rd,0(ENET1_RGMII_RD0) ENET1:enet_rgmii_rd,0(ENET1_RGMII_RD0)
A5 LVDS LVDS LVDS_D0_N
B5 LVDS LVDS LVDS_D0_P
G5 DRAM_CK_C_A
J5 VSS25
L5 VSS29
N5 VSS16
R5 DRAM_DQS1_C_A
Y5 ENET2_RD1 ENET2_RX_D1 GPIO4:gpio_io,25(GPIO4_IO25) FLEXIO2:flexio_flexio,25(FLEXIO2_FLEXIO25) SAI2:sai_tx_data,03(SAI2_TX_DATA03) ENET1:enet_rgmii_rd,1(ENET1_RGMII_RD1) SPDIF:spdif_in(SPDIF_IN) ENET1:enet_rgmii_rd,1(ENET1_RGMII_RD1)
AA5 87 GPIO (Default 3.3 V) / 1.8 V ENET2_RD2 X_GPIO4_26 GPIO4:gpio_io,26(GPIO4_IO26) FLEXIO2:flexio_flexio,26(FLEXIO2_FLEXIO26) LPUART4:lpuart_cts_b(LPUART4_CTS_B) SAI2:sai_mclk(SAI2_MCLK) ENET1:enet_rgmii_rd,2(ENET1_RGMII_RD2) MQS2:mqs_right(MQS2_RIGHT) GPIO4:gpio_io,26(GPIO4_IO26)
A6 MIPI_DSI1_D0_N
B6 MIPI_DSI1_D0_P
C6 VSS13
D6 MIPI_DSI1_CLK_N
E6 MIPI_DSI1_CLK_P
F6 VDD_LVDS_1P8
G6 VDDQ_DDR4
J6 VDDQ_DDR3
L6 VDDQ_DDR1
N6 VDD2_DDR2
R6 VDD2_DDR4
T6 VDD2_DDR5
U6 ENET2_TXC EEPROM_WP GPIO4:gpio_io,21(GPIO4_IO21) FLEXIO2:flexio_flexio,21(FLEXIO2_FLEXIO21) SAI2:sai_tx_bclk(SAI2_TX_BCLK) ENET1:enet_rgmii_txc(ENET1_RGMII_TXC)/ENET1:enet_tx_er(ENET1_TX_ER) GPIO4:gpio_io,21(GPIO4_IO21)
V6 ENET2_TX_CTL ENET2_TX_EN GPIO4:gpio_io,20(GPIO4_IO20) FLEXIO2:flexio_flexio,20(FLEXIO2_FLEXIO20) LPUART4:lpuart_dtr_b(LPUART4_DTR_B) SAI2:sai_tx_sync(SAI2_TX_SYNC) ENET1:enet_rgmii_tx_ctl(ENET1_RGMII_TX_CTL) ENET1:enet_rgmii_tx_ctl(ENET1_RGMII_TX_CTL)
W6 VSS7
Y6 ENET2_RD3 IRQ_B GPIO4:gpio_io,27(GPIO4_IO27) FLEXIO2:flexio_flexio,27(FLEXIO2_FLEXIO27) ENET1:enet_rgmii_rd,3(ENET1_RGMII_RD3) MQS2:mqs_left(MQS2_LEFT) SPDIF:spdif_out(SPDIF_OUT)/SPDIF:spdif_in(SPDIF_IN) GPIO4:gpio_io,27(GPIO4_IO27)
AA6 18 ENET2_MDIO X_ENET2_MDIO GPIO4:gpio_io,15(GPIO4_IO15) FLEXIO2:flexio_flexio,15(FLEXIO2_FLEXIO15) LPUART4:lpuart_rin_b(LPUART4_RIN_B) SAI2:sai_rx_bclk(SAI2_RX_BCLK) ENET1:enet_mdio(ENET1_MDIO) ENET1:enet_mdio(ENET1_MDIO) ENET1:enet_mdio(ENET1_MDIO)
A7 MIPI_DSI1_D1_N
B7 MIPI_DSI1_D1_P
J7 VDDQ_DDR2
L7 VDD2_DDR3
N7 VDD2_DDR1
Y7 19 ENET2_MDC X_ENET2_MDC GPIO4:gpio_io,14(GPIO4_IO14) FLEXIO2:flexio_flexio,14(FLEXIO2_FLEXIO14) LPUART4:lpuart_dcb_b(LPUART4_DCB_B) SAI2:sai_rx_sync(SAI2_RX_SYNC) ENET1:enet_mdc(ENET1_MDC) ENET1:enet_mdc(ENET1_MDC) ENET1:enet_mdc(ENET1_MDC)
AA7 58 ENET (Default 3.3 V) / 1.8 V ENET1_RXC X_ENET1_RXC/RX_ER GPIO4:gpio_io,09(GPIO4_IO09) FLEXIO2:flexio_flexio,09(FLEXIO2_FLEXIO09) ENET_QOS:ccm_enet_qos_clock_generate_rx_clk(CCM_ENET_QOS_CLOCK_GENERATE_RX_CLK)/ENET_QOS:enet_qos_rx_er(ENET_QOS_RX_ER) ENET_QOS:enet_qos_rx_er(ENET_QOS_RX_ER)
A8 MIPI_DSI1_D2_N
B8 MIPI_DSI1_D2_P
C8 VSS45
D8 MIPI_REXT
E8 VDD_USB_1P8
F8 VDD_MIPI_1P8
G8 VDD_MIPI_0P8
H8 VSS17
J8 VSS26
L8 VSS28
N8 VSS24
P8 VSS53
R8 VDD_ANA1_1P8
T8 ENET2_TD0 ENET2_TX_D0 GPIO4:gpio_io,19(GPIO4_IO19) FLEXIO2:flexio_flexio,19(FLEXIO2_FLEXIO19) LPUART4:lpuart_tx(LPUART4_TX) SAI2:sai_rx_data,03(SAI2_RX_DATA03) ENET1:enet_rgmii_td,0(ENET1_RGMII_TD0) ENET1:enet_rgmii_td,0(ENET1_RGMII_TD0)
U8 ENET2_TD1 ENET2_TX_D1 GPIO4:gpio_io,18(GPIO4_IO18) FLEXIO2:flexio_flexio,18(FLEXIO2_FLEXIO18) LPUART4:lpuart_rts_b(LPUART4_RTS_B) SAI2:sai_rx_data,02(SAI2_RX_DATA02) ENET1:enet_rgmii_td,1(ENET1_RGMII_TD1) ENET1:enet_rgmii_td,1(ENET1_RGMII_TD1)
V8 ENET2_TD2 ENET2_RMII_REF_CLK GPIO4:gpio_io,17(GPIO4_IO17) FLEXIO2:flexio_flexio,17(FLEXIO2_FLEXIO17) SAI2:sai_rx_data,01(SAI2_RX_DATA01) ENET1:enet_rgmii_td,2(ENET1_RGMII_TD2)/ENET1:enet_tx_clk(ENET1_TX_CLK) ENET1:enet_tx_clk(ENET1_TX_CLK)
W8 NVCC_WAKEUP3
Y8 59 ENET (Default 3.3 V) / 1.8 V ENET1_RX_CTL X_ENET1_RX_CTL/RX_DV GPIO4:gpio_io,08(GPIO4_IO08) FLEXIO2:flexio_flexio,08(FLEXIO2_FLEXIO08) LPUART3:lpuart_dsr_b(LPUART3_DSR_B) ENET_QOS:enet_qos_rgmii_rx_ctl(ENET_QOS_RGMII_RX_CTL) USB2:hsiomix_otg_pwr(HSIOMIX_OTG_PWR2) ENET_QOS:enet_qos_rgmii_rx_ctl(ENET_QOS_RGMII_RX_CTL)
AA8 56 ENET (Default 3.3 V) / 1.8 V ENET1_RD0 X_ENET1_RX_D0 GPIO4:gpio_io,10(GPIO4_IO10) FLEXIO2:flexio_flexio,10(FLEXIO2_FLEXIO10) LPUART3:lpuart_rx(LPUART3_RX) ENET_QOS:enet_qos_rgmii_rd,0(ENET_QOS_RGMII_RD0) ENET_QOS:enet_qos_rgmii_rd,0(ENET_QOS_RGMII_RD0)
A9 MIPI_DSI1_D3_N
B9 MIPI_DSI1_D3_P
J9 VDD_SOC2
K9 VDD_SOC15
M9 VDD_SOC3
N9 VDD_SOC9
Y9 57 ENET (Default 3.3 V) / 1.8 V ENET1_RD1 X_ENET1_RX_D1 GPIO4:gpio_io,11(GPIO4_IO11) FLEXIO2:flexio_flexio,11(FLEXIO2_FLEXIO11) LPUART3:lpuart_cts_b(LPUART3_CTS_B) ENET_QOS:enet_qos_rgmii_rd,1(ENET_QOS_RGMII_RD1) LPTMR2:lptmr_alt,1(LPTMR2_ALT1) ENET_QOS:enet_qos_rgmii_rd,1(ENET_QOS_RGMII_RD1)
AA9 60 ENET/I2C (Default 3.3 V) / 1.8 V ENET1_RD2 X_ENET1_RX_D2/I2C_FLEXIO2_12 GPIO4:gpio_io,12(GPIO4_IO12) FLEXIO2:flexio_flexio,12(FLEXIO2_FLEXIO12) ENET_QOS:enet_qos_rgmii_rd,2(ENET_QOS_RGMII_RD2) LPTMR2:lptmr_alt,2(LPTMR2_ALT2) FLEXIO2:flexio_flexio,12(FLEXIO2_FLEXIO12)
A10 123 MIPI CSI 1.8 V MIPI_CSI1_D1_N
B10 124 MIPI CSI 1.8 V MIPI_CSI1_D1_P
C10 VSS15
D10 119 MIPI CSI 1.8 V MIPI_CSI1_CLK_N
E10 120 MIPI CSI 1.8 V MIPI_CSI1_CLK_P
F10 VDD_USB_0P8
G10 VDD_USB_3P3
H10 VSS19
J10 VDD_SOC1
K10 VDD_SOC14
M10 VDD_SOC4
N10 VDD_SOC17
P10 VSS52
R10 NVCC_WAKEUP1
T10 86 GPIO (Default 3.3 V) / 1.8 V ENET2_TD3 X_GPIO4_16 GPIO4:gpio_io,16(GPIO4_IO16) FLEXIO2:flexio_flexio,16(FLEXIO2_FLEXIO16) SAI2:sai_rx_data,00(SAI2_RX_DATA00) ENET1:enet_rgmii_td,3(ENET1_RGMII_TD3) GPIO4:gpio_io,16(GPIO4_IO16) GPIO4:gpio_io,16(GPIO4_IO16)
U10 51 ENET (Default 3.3 V) / 1.8 V ENET1_TXC X_ENET1_TXC/GPIO4_7 GPIO4:gpio_io,07(GPIO4_IO07) FLEXIO2:flexio_flexio,07(FLEXIO2_FLEXIO07) ENET_QOS:ccm_enet_qos_clock_generate_tx_clk(CCM_ENET_QOS_CLOCK_GENERATE_TX_CLK)/ENET_QOS:enet_qos_tx_er(ENET_QOS_TX_ER) GPIO4:gpio_io,07(GPIO4_IO07)
V10 54 ENET (Default 3.3 V) / 1.8 V ENET1_TX_CTL X_ENET1_TX_CTL/TX_EN GPIO4:gpio_io,06(GPIO4_IO06) FLEXIO2:flexio_flexio,06(FLEXIO2_FLEXIO06) LPUART3:lpuart_dtr_b(LPUART3_DTR_B) ENET_QOS:enet_qos_rgmii_tx_ctl(ENET_QOS_RGMII_TX_CTL) ENET_QOS:enet_qos_rgmii_tx_ctl(ENET_QOS_RGMII_TX_CTL)
W10 VSS12
Y10 61 ENET/I2C (Default 3.3 V) / 1.8 V ENET1_RD3 X_ENET1_RX_D3/I2C_FLEXIO2_13 GPIO4:gpio_io,13(GPIO4_IO13) FLEXIO2:flexio_flexio,13(FLEXIO2_FLEXIO13) ENET_QOS:enet_qos_rgmii_rd,3(ENET_QOS_RGMII_RD3) LPTMR2:lptmr_alt,3(LPTMR2_ALT3) FLEXIO2:flexio_flexio,13(FLEXIO2_FLEXIO13)
AA10 23 LCD (Default 3.3 V) / 1.8 V ENET1_MDIO X_LCD_RESET GPIO4:gpio_io,01(GPIO4_IO01) FLEXIO2:flexio_flexio,01(FLEXIO2_FLEXIO01) LPUART3:lpuart_rin_b(LPUART3_RIN_B) ENET_QOS:enet_qos_mdio(ENET_QOS_MDIO) I3C2:i3c_sda(I3C2_SDA) USB1:hsiomix_otg_pwr(HSIOMIX_OTG_PWR1) GPIO4:gpio_io,01(GPIO4_IO01)
A11 121 MIPI CSI 1.8 V MIPI_CSI1_D0_N
B11 122 MIPI CSI 1.8 V MIPI_CSI1_D0_P
C11 97 USB1 3.3 V USB1_ID
J11 VDD_SOC12
K11 VSS32
M11 VSS22
N11 VDD_SOC11
W11 52 ENET (Default 3.3 V) / 1.8 V ENET1_TD0 X_ENET1_TX_D0 GPIO4:gpio_io,05(GPIO4_IO05) FLEXIO2:flexio_flexio,05(FLEXIO2_FLEXIO05) LPUART3:lpuart_tx(LPUART3_TX) ENET_QOS:enet_qos_rgmii_td,0(ENET_QOS_RGMII_TD0) ENET_QOS:enet_qos_rgmii_td,0(ENET_QOS_RGMII_TD0)
Y11 SD1_CLK SD1_CLK GPIO3:gpio_io,08(GPIO3_IO08) FLEXIO1:flexio_flexio,08(FLEXIO1_FLEXIO08) USDHC1:usdhc_clk(USDHC1_CLK) USDHC1:usdhc_clk(USDHC1_CLK)
AA11 ENET1_MDC nENET2_INT GPIO4:gpio_io,00(GPIO4_IO00) FLEXIO2:flexio_flexio,00(FLEXIO2_FLEXIO00) LPUART3:lpuart_dcb_b(LPUART3_DCB_B) ENET_QOS:enet_qos_mdc(ENET_QOS_MDC) I3C2:i3c_scl(I3C2_SCL) USB1:hsiomix_otg_id(HSIOMIX_OTG_ID1) GPIO4:gpio_io,00(GPIO4_IO00)
A12 NC_A12
B12 NC_B12
C12 VSS38
D12 USB1_TXRTUNE
E12 76 USB2 3.3 V USB2_ID
F12 67 USB1 3.3 V (3.95 V Tolerant) USB1_VBUS
G12 NVCC_BBSM
H12 VSS20
J12 VDD_SOC18
K12 VDD_SOC10
M12 VDD_SOC5
N12 VDD_SOC13
P12 VSS51
R12 NVCC_WAKEUP2
T12 53 ENET (Default 3.3 V) / 1.8 V ENET1_TD1 X_ENET1_TX_D1 GPIO4:gpio_io,04(GPIO4_IO04) FLEXIO2:flexio_flexio,04(FLEXIO2_FLEXIO04) LPUART3:lpuart_rts_b(LPUART3_RTS_B) ENET_QOS:enet_qos_rgmii_td,1(ENET_QOS_RGMII_TD1) I3C2:i3c_pur(I3C2_PUR)/I3C2:i3c_pur_b(I3C2_PUR_B) USB1:hsiomix_otg_oc(HSIOMIX_OTG_OC1) ENET_QOS:enet_qos_rgmii_td,1(ENET_QOS_RGMII_TD1)
U12 55 ENET (Default 3.3 V) / 1.8 V ENET1_TD2 X_ENET1_TX_D2/RMII_REF_CLK GPIO4:gpio_io,03(GPIO4_IO03) FLEXIO2:flexio_flexio,03(FLEXIO2_FLEXIO03) ENET_QOS:enet_qos_rgmii_td,2(ENET_QOS_RGMII_TD2)/ENET_QOS:ccm_enet_qos_clock_generate_ref_clk(CCM_ENET_QOS_CLOCK_GENERATE_REF_CLK) CAN2:can_rx(CAN2_RX) USB2:hsiomix_otg_oc(HSIOMIX_OTG_OC2) ENET_QOS:ccm_enet_qos_clock_generate_ref_clk(CCM_ENET_QOS_CLOCK_GENERATE_REF_CLK)
V12 50 ENET/GPIO (Default 3.3 V) / 1.8 V ENET1_TD3 X_ENET1_TX_D3/GPIO4_2 GPIO4:gpio_io,02(GPIO4_IO02) FLEXIO2:flexio_flexio,02(FLEXIO2_FLEXIO02) ENET_QOS:enet_qos_rgmii_td,3(ENET_QOS_RGMII_TD3) CAN2:can_tx(CAN2_TX) USB2:hsiomix_otg_id(HSIOMIX_OTG_ID2) GPIO4:gpio_io,02(GPIO4_IO02)
W12 VSS11
Y12 SD1_STROBE SD1_STROBE GPIO3:gpio_io,18(GPIO3_IO18) FLEXIO1:flexio_flexio,18(FLEXIO1_FLEXIO18) USDHC1:usdhc_strobe(USDHC1_STROBE) FLEXSPI1:flexspi_a_dqs(FLEXSPI1_A_DQS) USDHC1:usdhc_strobe(USDHC1_STROBE)
AA12 SD1_CMD SD1_CMD GPIO3:gpio_io,09(GPIO3_IO09) FLEXIO1:flexio_flexio,09(FLEXIO1_FLEXIO09) USDHC1:usdhc_cmd(USDHC1_CMD) USDHC1:usdhc_cmd(USDHC1_CMD)
A13 NC_A13
B13 NC_B13
J13 VDD_SOC7
K13 VDD_SOC8
M13 VDD_SOC6
N13 VDD_SOC16
Y13 SD1_DATA4 SD1_DATA4 GPIO3:gpio_io,14(GPIO3_IO14) FLEXIO1:flexio_flexio,14(FLEXIO1_FLEXIO14) USDHC1:usdhc_data,4(USDHC1_DATA4) FLEXSPI1:flexspi_a_data,04(FLEXSPI1_A_DATA04) USDHC1:usdhc_data,4(USDHC1_DATA4)
AA13 SD1_DATA3 SD1_DATA3 GPIO3:gpio_io,13(GPIO3_IO13) FLEXIO1:flexio_flexio,13(FLEXIO1_FLEXIO13) USDHC1:usdhc_data,3(USDHC1_DATA3) FLEXSPI1:flexspi_a_ss_b,1(FLEXSPI1_A_SS1_B) USDHC1:usdhc_data,3(USDHC1_DATA3)
A14 65 USB1 3.3 V USB1_D_N
B14 66 USB1 3.3 V USB1_D_P
C14 VSS40
D14 USB2_TXRTUNE
E14 71 USB2 3.3 V (3.95 V Tolerant) USB2_VBUS
F14 2 1.8 V TAMPER1
G14 VDD_BBSM_0P8_CAP
H14 VSS21
J14 VSS33
L14 VSS27
N14 VSS35
P14 VSS50
R14 VDD_ANA_0P8_1
T14 75 UART 3.3 V SD3_DATA3 X_UART_CTS_FLEXIO1_25 GPIO3:gpio_io,25(GPIO3_IO25) FLEXIO1:flexio_flexio,25(FLEXIO1_FLEXIO25) USDHC3:usdhc_data,3(USDHC3_DATA3) FLEXSPI1:flexspi_a_data,03(FLEXSPI1_A_DATA03) FLEXIO1:flexio_flexio,25(FLEXIO1_FLEXIO25)
U14 74 UART 3.3 V SD3_DATA2 X_UART_RTS_FLEXIO1_24 GPIO3:gpio_io,24(GPIO3_IO24) FLEXIO1:flexio_flexio,24(FLEXIO1_FLEXIO24) USDHC3:usdhc_data,2(USDHC3_DATA2) FLEXSPI1:flexspi_a_data,02(FLEXSPI1_A_DATA02) FLEXIO1:flexio_flexio,24(FLEXIO1_FLEXIO24)
V14 64 UART 3.3 V SD3_DATA1 X_UART_RX_FLEXIO1_23 GPIO3:gpio_io,23(GPIO3_IO23) FLEXIO1:flexio_flexio,23(FLEXIO1_FLEXIO23) USDHC3:usdhc_data,1(USDHC3_DATA1) FLEXSPI1:flexspi_a_data,01(FLEXSPI1_A_DATA01) FLEXIO1:flexio_flexio,23(FLEXIO1_FLEXIO23)
W14 VSS10
Y14 SD1_DATA5 SD1_DATA5 GPIO3:gpio_io,15(GPIO3_IO15) FLEXIO1:flexio_flexio,15(FLEXIO1_FLEXIO15) USDHC1:usdhc_data,5(USDHC1_DATA5)/USDHC1:usdhc_reset_b(USDHC1_RESET_B) FLEXSPI1:flexspi_a_data,05(FLEXSPI1_A_DATA05) USDHC1:usdhc_data,5(USDHC1_DATA5)
AA14 SD1_DATA0 SD1_DATA0 GPIO3:gpio_io,10(GPIO3_IO10) FLEXIO1:flexio_flexio,10(FLEXIO1_FLEXIO10) USDHC1:usdhc_data,0(USDHC1_DATA0) USDHC1:usdhc_data,0(USDHC1_DATA0)
A15 69 USB2 3.3 V USB2_D_N
B15 70 USB2 3.3 V USB2_D_P
J15 VDD_ANA_0P8_3
L15 VDD_ANAVDET_1P8
N15 NVCC_GPIO1
Y15 SD1_DATA6 SD1_DATA6 GPIO3:gpio_io,16(GPIO3_IO16) FLEXIO1:flexio_flexio,16(FLEXIO1_FLEXIO16) USDHC1:usdhc_data,6(USDHC1_DATA6)/USDHC1:usdhc_cd_b(USDHC1_CD_B) FLEXSPI1:flexspi_a_data,06(FLEXSPI1_A_DATA06) USDHC1:usdhc_data,6(USDHC1_DATA6)
AA15 SD1_DATA1 SD1_DATA1 GPIO3:gpio_io,11(GPIO3_IO11) FLEXIO1:flexio_flexio,11(FLEXIO1_FLEXIO11) USDHC1:usdhc_data,1(USDHC1_DATA1) USDHC1:usdhc_data,1(USDHC1_DATA1)
A16 POR_B
B16 104 1.8 V TAMPER0
C16 VSS41
D16 RTC_XTALO
E16 RTC_XTALI
F16 VDD_ANA0_1P8_2
G16 VDD_ANA0_1P8_1
J16 VDD_ANA_0P8_2
L16 NVCC_AON
N16 NVCC_GPIO2
R16 NVCC_SD2
T16 63 UART 3.3 V SD3_DATA0 X_UART_TX_FLEXIO1_22 GPIO3:gpio_io,22(GPIO3_IO22) FLEXIO1:flexio_flexio,22(FLEXIO1_FLEXIO22) USDHC3:usdhc_data,0(USDHC3_DATA0) FLEXSPI1:flexspi_a_data,00(FLEXSPI1_A_DATA00) FLEXIO1:flexio_flexio,22(FLEXIO1_FLEXIO22)
U16 85 GPIO (Default 3.3 V) / 1.8 V SD3_CMD X_GPIO3_21 GPIO3:gpio_io,21(GPIO3_IO21) FLEXIO1:flexio_flexio,21(FLEXIO1_FLEXIO21) USDHC3:usdhc_cmd(USDHC3_CMD) FLEXSPI1:flexspi_a_ss_b,0(FLEXSPI1_A_SS0_B) GPIO3:gpio_io,21(GPIO3_IO21)
V16 SD3_CLK SD1_RESET_B GPIO3:gpio_io,20(GPIO3_IO20) FLEXIO1:flexio_flexio,20(FLEXIO1_FLEXIO20) USDHC3:usdhc_clk(USDHC3_CLK) FLEXSPI1:flexspi_a_sclk(FLEXSPI1_A_SCLK) GPIO3:gpio_io,20(GPIO3_IO20)
W16 VSS9
Y16 SD1_DATA7 SD1_DATA7 GPIO3:gpio_io,17(GPIO3_IO17) FLEXIO1:flexio_flexio,17(FLEXIO1_FLEXIO17) USDHC1:usdhc_data,7(USDHC1_DATA7)/USDHC1:usdhc_wp(USDHC1_WP) FLEXSPI1:flexspi_a_data,07(FLEXSPI1_A_DATA07) USDHC1:usdhc_data,7(USDHC1_DATA7)
AA16 SD1_DATA2 SD1_DATA2 GPIO3:gpio_io,12(GPIO3_IO12) FLEXIO1:flexio_flexio,12(FLEXIO1_FLEXIO12) USDHC1:usdhc_data,2(USDHC1_DATA2) USDHC1:usdhc_data,2(USDHC1_DATA2)
A17 101 1.8 V PMIC_ON_REQ
B17 68 1.8 V CLKIN1
G17 114 CAN (Default 3.3 V) / 1.8 V PDM_CLK X_CAN1_TX GPIO1:gpio_io,08(GPIO1_IO08) PDM:pdm_clk(PDM_CLK) CAN1:can_tx(CAN1_TX) MQS1:mqs_left(MQS1_LEFT) LPTMR1:lptmr_alt,1(LPTMR1_ALT1) CAN1:can_tx(CAN1_TX)
J17 113 CAN (Default 3.3 V) / 1.8 V PDM_BIT_STREAM0 X_CAN1_RX GPIO1:gpio_io,09(GPIO1_IO09) LPSPI1:lpspi_pcs,1(LPSPI1_PCS1) TPM1:tpm_extclk(TPM1_EXTCLK) PDM:pdm_bit_stream,00(PDM_BIT_STREAM00) CAN1:can_rx(CAN1_RX) MQS1:mqs_right(MQS1_RIGHT) LPTMR1:lptmr_alt,2(LPTMR1_ALT2) CAN1:can_rx(CAN1_RX)
L17 25 LCD (Default 3.3 V) / 1.8 V GPIO_IO04 X_LCD_D0 GPIO2:gpio_io,04(GPIO2_IO04) FLEXIO1:flexio_flexio,04(FLEXIO1_FLEXIO04) LPUART6:lpuart_tx(LPUART6_TX) LPSPI7:lpspi_pcs,0(LPSPI7_PCS0) TPM3:tpm_ch,0(TPM3_CH0) MEDIAMIX:mediamix_disp_data,00(MEDIAMIX_DISP_DATA00) LPI2C6:lpi2c_sda(LPI2C6_SDA) PDM:pdm_clk(PDM_CLK) MEDIAMIX:mediamix_disp_data,00(MEDIAMIX_DISP_DATA00)
N17 31 LCD (Default 3.3 V) / 1.8 V GPIO_IO10 X_LCD_D6 GPIO2:gpio_io,10(GPIO2_IO10) FLEXIO1:flexio_flexio,10(FLEXIO1_FLEXIO10) LPUART7:lpuart_cts_b(LPUART7_CTS_B) LPSPI3:lpspi_sout(LPSPI3_SOUT) TPM4:tpm_extclk(TPM4_EXTCLK) MEDIAMIX:mediamix_cam_data,04(MEDIAMIX_CAM_DATA04)/MEDIAMIX:mediamix_disp_data,06(MEDIAMIX_DISP_DATA06) LPI2C8:lpi2c_sda(LPI2C8_SDA) MEDIAMIX:mediamix_disp_data,06(MEDIAMIX_DISP_DATA06)
R17 41 LCD (Default 3.3 V) / 1.8 V GPIO_IO19 X_LCD_D15 GPIO2:gpio_io,19(GPIO2_IO19) LPSPI5:lpspi_sin(LPSPI5_SIN)/LPSPI4:lpspi_sin(LPSPI4_SIN) TPM6:tpm_ch,2(TPM6_CH2) MEDIAMIX:mediamix_disp_data,15(MEDIAMIX_DISP_DATA15) SAI3:sai_rx_sync(SAI3_RX_SYNC)/SAI3:sai_tx_data,00(SAI3_TX_DATA00) PDM:pdm_bit_stream,03(PDM_BIT_STREAM03) MEDIAMIX:mediamix_disp_data,15(MEDIAMIX_DISP_DATA15)
Y17 108 SD2 1.8 V / 3.3V SD2_CD_B X_SD2_nCD GPIO3:gpio_io,00(GPIO3_IO00) FLEXIO1:flexio_flexio,00(FLEXIO1_FLEXIO00) USDHC2:usdhc_cd_b(USDHC2_CD_B) ENET_QOS:enet_qos_1588_event0_in(ENET_QOS_1588_EVENT0_IN) I3C2:i3c_scl(I3C2_SCL) USDHC2:usdhc_cd_b(USDHC2_CD_B)
AA17 5 SD2 1.8 V / 3.3 V SD2_RESET_B X_SD2_nRESET GPIO3:gpio_io,07(GPIO3_IO07) FLEXIO1:flexio_flexio,07(FLEXIO1_FLEXIO07) USDHC2:usdhc_reset_b(USDHC2_RESET_B) CCMSRCGPCMIX:ccmsrcgpcmix_system_reset(CCMSRCGPCMIX_SYSTEM_RESET) LPTMR2:lptmr_alt,2(LPTMR2_ALT2) USDHC2:usdhc_reset_b(USDHC2_RESET_B)
A18 118 1.8 V CLKIN2
B18 102 1.8 V PMIC_STBY_REQ
C18 VSS42
D18 XTALI_24M
E18 XTALO_24M
G18 88 GPIO (Default 3.3 V) / 1.8 V PDM_BIT_STREAM1 X_GPIO1_10 GPIO1:gpio_io,10(GPIO1_IO10) LPSPI2:lpspi_pcs,1(LPSPI2_PCS1) TPM2:tpm_extclk(TPM2_EXTCLK) PDM:pdm_bit_stream,01(PDM_BIT_STREAM01) CCMSRCGPCMIX:ccmsrcgpcmix_ext_clk,1(CCMSRCGPCMIX_EXT_CLK1) LPTMR1:lptmr_alt,3(LPTMR1_ALT3) SYSTEM:nmi_glue_nmi(NMI_GLUE_NMI) GPIO1:gpio_io,10(GPIO1_IO10)
J18 117 (Default 3.3 V) / 1.8 V WDOG_ANY X_WDOG_ANY/GPIO1_15 GPIO1:gpio_io,15(GPIO1_IO15) WDOG1:wdog_wdog_any(WDOG1_WDOG_ANY) WDOG1:wdog_wdog_any(WDOG1_WDOG_ANY)
L18 26 LCD (Default 3.3 V) / 1.8 V GPIO_IO05 X_LCD_D1 GPIO2:gpio_io,05(GPIO2_IO05) FLEXIO1:flexio_flexio,05(FLEXIO1_FLEXIO05) LPUART6:lpuart_rx(LPUART6_RX) LPSPI7:lpspi_sin(LPSPI7_SIN) TPM4:tpm_ch,0(TPM4_CH0) MEDIAMIX:mediamix_disp_data,01(MEDIAMIX_DISP_DATA01) LPI2C6:lpi2c_scl(LPI2C6_SCL) PDM:pdm_bit_stream,00(PDM_BIT_STREAM00) MEDIAMIX:mediamix_disp_data,01(MEDIAMIX_DISP_DATA01)
N18 33 LCD (Default 3.3 V) / 1.8 V GPIO_IO11 X_LCD_D7 GPIO2:gpio_io,11(GPIO2_IO11) FLEXIO1:flexio_flexio,11(FLEXIO1_FLEXIO11) LPUART7:lpuart_rts_b(LPUART7_RTS_B) LPSPI3:lpspi_sck(LPSPI3_SCK) TPM5:tpm_extclk(TPM5_EXTCLK) MEDIAMIX:mediamix_cam_data,05(MEDIAMIX_CAM_DATA05)/MEDIAMIX:mediamix_disp_data,07(MEDIAMIX_DISP_DATA07) LPI2C8:lpi2c_scl(LPI2C8_SCL) MEDIAMIX:mediamix_disp_data,07(MEDIAMIX_DISP_DATA07)
R18 40 LCD (Default 3.3 V) / 1.8 V GPIO_IO18 X_LCD_D14 GPIO2:gpio_io,18(GPIO2_IO18) FLEXIO1:flexio_flexio,18(FLEXIO1_FLEXIO18) LPSPI5:lpspi_pcs,0(LPSPI5_PCS0)/LPSPI4:lpspi_pcs,0(LPSPI4_PCS0) TPM5:tpm_ch,2(TPM5_CH2) MEDIAMIX:mediamix_cam_data,09(MEDIAMIX_CAM_DATA09)/MEDIAMIX:mediamix_disp_data,14(MEDIAMIX_DISP_DATA14) SAI3:sai_rx_bclk(SAI3_RX_BCLK) MEDIAMIX:mediamix_disp_data,14(MEDIAMIX_DISP_DATA14)
U18 45 SD3 (Default 3.3 V) / 1.8 V GPIO_IO22 SD3_CLK/LCD_D18 GPIO2:gpio_io,22(GPIO2_IO22) FLEXIO1:flexio_flexio,22(FLEXIO1_FLEXIO22) USDHC3:usdhc_clk(USDHC3_CLK) TPM5:tpm_ch,1(TPM5_CH1)/TPM6:tpm_extclk(TPM6_EXTCLK) MEDIAMIX:mediamix_disp_data,18(MEDIAMIX_DISP_DATA18) LPI2C5:lpi2c_sda(LPI2C5_SDA) SPDIF:spdif_in(SPDIF_IN) MEDIAMIX:mediamix_disp_data,18(MEDIAMIX_DISP_DATA18)
V18 SD2_VSELECT SD2_VSELECT GPIO3:gpio_io,19(GPIO3_IO19) FLEXIO1:flexio_flexio,19(FLEXIO1_FLEXIO19) USDHC2:usdhc_vselect(USDHC2_VSELECT)/USDHC2:usdhc_wp(USDHC2_WP) CCMSRCGPCMIX:ccmsrcgpcmix_ext_clk,1(CCMSRCGPCMIX_EXT_CLK1) LPTMR2:lptmr_alt,3(LPTMR2_ALT3) USDHC2:usdhc_vselect(USDHC2_VSELECT)
W18 VSS8
Y18 8 SD2 1.8 V / 3.3V SD2_DATA0 X_SD2_D0 GPIO3:gpio_io,03(GPIO3_IO03) FLEXIO1:flexio_flexio,03(FLEXIO1_FLEXIO03) USDHC2:usdhc_data,0(USDHC2_DATA0) ENET1:enet1_1588_event0_out(ENET1_1588_EVENT0_OUT) CAN2:can_tx(CAN2_TX) CCMSRCGPCMIX:ccmsrcgpcmix_observe,2(CCMSRCGPCMIX_OBSERVE2) USDHC2:usdhc_data,0(USDHC2_DATA0)
AA18 9 SD2 1.8 V / 3.3V SD2_DATA1 X_SD2_D1 GPIO3:gpio_io,04(GPIO3_IO04) FLEXIO1:flexio_flexio,04(FLEXIO1_FLEXIO04) USDHC2:usdhc_data,1(USDHC2_DATA1) ENET1:enet1_1588_event1_in(ENET1_1588_EVENT1_IN) CAN2:can_rx(CAN2_RX) USDHC2:usdhc_data,1(USDHC2_DATA1)
A19 99 1.8 V ONOFF
B19 81 1.8 V ADC_IN0
E19 VSS46
G19 VSS36
J19 VSS14
L19 VSS34
N19 VSS37
R19 VSS47
U19 VSS39
Y19 7 SD2 1.8 V / 3.3V SD2_CMD X_SD2_CMD GPIO3:gpio_io,02(GPIO3_IO02) FLEXIO1:flexio_flexio,02(FLEXIO1_FLEXIO02) USDHC2:usdhc_cmd(USDHC2_CMD) ENET1:enet1_1588_event0_in(ENET1_1588_EVENT0_IN) CCMSRCGPCMIX:ccmsrcgpcmix_observe,1(CCMSRCGPCMIX_OBSERVE1) I3C2:i3c_pur(I3C2_PUR)/I3C2:i3c_pur_b(I3C2_PUR_B) USDHC2:usdhc_cmd(USDHC2_CMD)
AA19 6 SD2 1.8 V / 3.3V SD2_CLK X_SD2_CLK GPIO3:gpio_io,01(GPIO3_IO01) FLEXIO1:flexio_flexio,01(FLEXIO1_FLEXIO01) USDHC2:usdhc_clk(USDHC2_CLK) ENET_QOS:enet_qos_1588_event0_out(ENET_QOS_1588_EVENT0_OUT) CCMSRCGPCMIX:ccmsrcgpcmix_observe,0(CCMSRCGPCMIX_OBSERVE0) I3C2:i3c_sda(I3C2_SDA) USDHC2:usdhc_clk(USDHC2_CLK)
A20 3 1.8 V ADC_IN1
B20 4 1.8 V ADC_IN2
C20 78 GPIO 3.3 V I2C1_SCL X_USER_LED/GPIO1_1 GPIO1:gpio_io,00(GPIO1_IO00) LPUART1:lpuart_dcb_b(LPUART1_DCB_B) TPM2:tpm_ch,0(TPM2_CH0) LPI2C1:lpi2c_scl(LPI2C1_SCL) I3C1:i3c_scl(I3C1_SCL) GPIO1:gpio_io,00(GPIO1_IO00)
D20 95 GPIO (Default 3.3 V) / 1.8 V I2C2_SCL X_GPIO1_2 GPIO1:gpio_io,02(GPIO1_IO02) LPUART2:lpuart_dcb_b(LPUART2_DCB_B) TPM2:tpm_ch,2(TPM2_CH2) SAI1:sai_rx_sync(SAI1_RX_SYNC) LPI2C2:lpi2c_scl(LPI2C2_SCL) I3C1:i3c_pur(I3C1_PUR)/I3C1:i3c_pur_b(I3C1_PUR_B) GPIO1:gpio_io,02(GPIO1_IO02)
E20 105 UART1 (Default 3.3 V) / 1.8 V UART1_RXD X_UART1_RXD GPIO1:gpio_io,04(GPIO1_IO04) LPUART1:lpuart_rx(LPUART1_RX) LPSPI2:lpspi_sin(LPSPI2_SIN) TPM1:tpm_ch,0(TPM1_CH0) S400_UART:s400_uart_rx(S400_UART_RX) LPUART1:lpuart_rx(LPUART1_RX)
F20 115 UART2 (Default 3.3 V) / 1.8 V UART2_RXD X_UART2_RXD GPIO1:gpio_io,06(GPIO1_IO06) LPUART2:lpuart_rx(LPUART2_RX)/LPUART1:lpuart_cts_b(LPUART1_CTS_B) LPSPI2:lpspi_sout(LPSPI2_SOUT) TPM1:tpm_ch,2(TPM1_CH2) SAI1:sai_mclk(SAI1_MCLK) LPUART2:lpuart_rx(LPUART2_RX)
G20 112 SPI (Default 3.3 V) / 1.8 V SAI1_TXC X_SPI1_MISO GPIO1:gpio_io,12(GPIO1_IO12) LPUART2:lpuart_cts_b(LPUART2_CTS_B)/LPUART1:lpuart_dsr_b(LPUART1_DSR_B) LPSPI1:lpspi_sin(LPSPI1_SIN) SAI1:sai_tx_bclk(SAI1_TX_BCLK) CAN1:can_rx(CAN1_RX) LPSPI1:lpspi_sin(LPSPI1_SIN)
H20 110 SPI (Default 3.3 V) / 1.8 V SAI1_RXD0 X_SPI1_MOSI GPIO1:gpio_io,14(GPIO1_IO14) LPUART2:lpuart_dsr_b(LPUART2_DSR_B) LPSPI1:lpspi_sout(LPSPI1_SOUT) SAI1:sai_rx_data,00(SAI1_RX_DATA00)/SAI1:sai_mclk(SAI1_MCLK) MQS1:mqs_right(MQS1_RIGHT) LPSPI1:lpspi_sout(LPSPI1_SOUT)
J20 20 LCD (Default 3.3 V) / 1.8 V GPIO_IO01 X_LCD_ENABLE GPIO2:gpio_io,01(GPIO2_IO01) FLEXIO1:flexio_flexio,01(FLEXIO1_FLEXIO01) LPUART5:lpuart_rx(LPUART5_RX) LPSPI6:lpspi_sin(LPSPI6_SIN) MEDIAMIX:mediamix_cam_data,00(MEDIAMIX_CAM_DATA00)/MEDIAMIX:mediamix_disp_de(MEDIAMIX_DISP_DE) LPI2C3:lpi2c_scl(LPI2C3_SCL)/LPI2C5:lpi2c_scl(LPI2C5_SCL) MEDIAMIX:mediamix_disp_de(MEDIAMIX_DISP_DE)
K20 22 LCD (Default 3.3 V) / 1.8 V GPIO_IO02 X_LCD_VSYNC GPIO2:gpio_io,02(GPIO2_IO02) FLEXIO1:flexio_flexio,02(FLEXIO1_FLEXIO02) LPUART5:lpuart_cts_b(LPUART5_CTS_B) LPSPI6:lpspi_sout(LPSPI6_SOUT) MEDIAMIX:mediamix_cam_vsync(MEDIAMIX_CAM_VSYNC)/MEDIAMIX:mediamix_disp_vsync(MEDIAMIX_DISP_VSYNC) LPI2C4:lpi2c_sda(LPI2C4_SDA)/LPI2C6:lpi2c_sda(LPI2C6_SDA) MEDIAMIX:mediamix_disp_vsync(MEDIAMIX_DISP_VSYNC)
L20 27 LCD (Default 3.3 V) / 1.8 V GPIO_IO06 X_LCD_D2 GPIO2:gpio_io,06(GPIO2_IO06) FLEXIO1:flexio_flexio,06(FLEXIO1_FLEXIO06) LPUART6:lpuart_cts_b(LPUART6_CTS_B) LPSPI7:lpspi_sout(LPSPI7_SOUT) TPM5:tpm_ch,0(TPM5_CH0) MEDIAMIX:mediamix_disp_data,02(MEDIAMIX_DISP_DATA02) LPI2C7:lpi2c_sda(LPI2C7_SDA) PDM:pdm_bit_stream,01(PDM_BIT_STREAM01) MEDIAMIX:mediamix_disp_data,02(MEDIAMIX_DISP_DATA02)
M20 29 LCD (Default 3.3 V) / 1.8 V GPIO_IO08 X_LCD_D4 GPIO2:gpio_io,08(GPIO2_IO08) FLEXIO1:flexio_flexio,08(FLEXIO1_FLEXIO08) LPUART7:lpuart_tx(LPUART7_TX) LPSPI3:lpspi_pcs,0(LPSPI3_PCS0) TPM6:tpm_ch,0(TPM6_CH0) MEDIAMIX:mediamix_cam_data,02(MEDIAMIX_CAM_DATA02)/MEDIAMIX:mediamix_disp_data,04(MEDIAMIX_DISP_DATA04) LPI2C7:lpi2c_sda(LPI2C7_SDA) MEDIAMIX:mediamix_disp_data,04(MEDIAMIX_DISP_DATA04)
N20 34 LCD (Default 3.3 V) / 1.8 V GPIO_IO12 X_LCD_D8 GPIO2:gpio_io,12(GPIO2_IO12) LPUART8:lpuart_tx(LPUART8_TX) LPSPI8:lpspi_pcs,0(LPSPI8_PCS0) TPM3:tpm_ch,2(TPM3_CH2) MEDIAMIX:mediamix_disp_data,08(MEDIAMIX_DISP_DATA08) SAI3:sai_rx_sync(SAI3_RX_SYNC) LPI2C8:lpi2c_sda(LPI2C8_SDA) PDM:pdm_bit_stream,02(PDM_BIT_STREAM02) MEDIAMIX:mediamix_disp_data,08(MEDIAMIX_DISP_DATA08)
P20 36 LCD (Default 3.3 V) / 1.8 V GPIO_IO14 X_LCD_D10 GPIO2:gpio_io,14(GPIO2_IO14) FLEXIO1:flexio_flexio,14(FLEXIO1_FLEXIO14) LPUART3:lpuart_tx(LPUART3_TX)/LPUART8:lpuart_cts_b(LPUART8_CTS_B)/LPUART4:lpuart_tx(LPUART4_TX) LPSPI8:lpspi_sout(LPSPI8_SOUT) MEDIAMIX:mediamix_cam_data,06(MEDIAMIX_CAM_DATA06)/MEDIAMIX:mediamix_disp_data,10(MEDIAMIX_DISP_DATA10) MEDIAMIX:mediamix_disp_data,10(MEDIAMIX_DISP_DATA10)
R20 39 LCD (Default 3.3 V) / 1.8 V GPIO_IO17 X_LCD_D13 GPIO2:gpio_io,17(GPIO2_IO17) FLEXIO1:flexio_flexio,17(FLEXIO1_FLEXIO17) LPUART3:lpuart_rts_b(LPUART3_RTS_B)/LPUART4:lpuart_rts_b(LPUART4_RTS_B) LPSPI4:lpspi_pcs,1(LPSPI4_PCS1) MEDIAMIX:mediamix_cam_data,08(MEDIAMIX_CAM_DATA08)/MEDIAMIX:mediamix_disp_data,13(MEDIAMIX_DISP_DATA13) SAI3:sai_mclk(SAI3_MCLK) MEDIAMIX:mediamix_disp_data,13(MEDIAMIX_DISP_DATA13)
T20 42 LCD (Default 3.3 V) / 1.8 V GPIO_IO20 X_LCD_D16 GPIO2:gpio_io,20(GPIO2_IO20) FLEXIO1:flexio_flexio,20(FLEXIO1_FLEXIO20) LPSPI5:lpspi_sout(LPSPI5_SOUT)/LPSPI4:lpspi_sout(LPSPI4_SOUT) TPM3:tpm_ch,1(TPM3_CH1) MEDIAMIX:mediamix_disp_data,16(MEDIAMIX_DISP_DATA16) SAI3:sai_rx_data,00(SAI3_RX_DATA00) PDM:pdm_bit_stream,00(PDM_BIT_STREAM00) MEDIAMIX:mediamix_disp_data,16(MEDIAMIX_DISP_DATA16)
U20 LCD (Default 3.3 V) / 1.8 V GPIO_IO23 X_SD3_CMD/LCD_D19 GPIO2:gpio_io,23(GPIO2_IO23) FLEXIO1:flexio_flexio,23(FLEXIO1_FLEXIO23) USDHC3:usdhc_cmd(USDHC3_CMD) TPM6:tpm_ch,1(TPM6_CH1) MEDIAMIX:mediamix_disp_data,19(MEDIAMIX_DISP_DATA19) LPI2C5:lpi2c_scl(LPI2C5_SCL) SPDIF:spdif_out(SPDIF_OUT) MEDIAMIX:mediamix_disp_data,19(MEDIAMIX_DISP_DATA19)
V20 48 LCD (Default 3.3 V) / 1.8 V GPIO_IO26 X_SD3_DATA2/LCD_D22 GPIO2:gpio_io,26(GPIO2_IO26) LPSPI8:lpspi_pcs,1(LPSPI8_PCS1) USDHC3:usdhc_data,2(USDHC3_DATA2) TPM5:tpm_ch,3(TPM5_CH3) MEDIAMIX:mediamix_disp_data,22(MEDIAMIX_DISP_DATA22) SAI3:sai_tx_sync(SAI3_TX_SYNC) PDM:pdm_bit_stream,01(PDM_BIT_STREAM01) JTAG:jtag_mux_tdi(JTAG_MUX_TDI) MEDIAMIX:mediamix_disp_data,22(MEDIAMIX_DISP_DATA22)
W20 GPIO_IO28 I2C3_SDA GPIO2:gpio_io,28(GPIO2_IO28) FLEXIO1:flexio_flexio,28(FLEXIO1_FLEXIO28) LPI2C3:lpi2c_sda(LPI2C3_SDA) LPI2C3:lpi2c_sda(LPI2C3_SDA)
Y20 10 SD2 1.8 V / 3.3V SD2_DATA2 X_SD2_D2 GPIO3:gpio_io,05(GPIO3_IO05) FLEXIO1:flexio_flexio,05(FLEXIO1_FLEXIO05) USDHC2:usdhc_data,2(USDHC2_DATA2) ENET1:enet1_1588_event1_out(ENET1_1588_EVENT1_OUT) MQS2:mqs_right(MQS2_RIGHT) USDHC2:usdhc_data,2(USDHC2_DATA2)
AA20 11 SD2 1.8 V / 3.3V SD2_DATA3 X_SD2_D3 GPIO3:gpio_io,06(GPIO3_IO06) FLEXIO1:flexio_flexio,06(FLEXIO1_FLEXIO06) USDHC2:usdhc_data,3(USDHC2_DATA3) MQS2:mqs_left(MQS2_LEFT) LPTMR2:lptmr_alt,1(LPTMR2_ALT1) USDHC2:usdhc_data,3(USDHC2_DATA3)
A21 VSS3
B21 ADC_IN3
C21 84 GPIO (Default 3.3 V) / 1.8 V I2C1_SDA X_USER_LED/GPIO1_1 GPIO1:gpio_io,01(GPIO1_IO01) LPUART1:lpuart_rin_b(LPUART1_RIN_B) TPM2:tpm_ch,1(TPM2_CH1) LPI2C1:lpi2c_sda(LPI2C1_SDA) I3C1:i3c_sda(I3C1_SDA) GPIO1:gpio_io,01(GPIO1_IO01)
D21 96 GPIO (Default 3.3 V) / 1.8 V I2C2_SDA X_GPIO1_3 GPIO1:gpio_io,03(GPIO1_IO03) LPUART2:lpuart_rin_b(LPUART2_RIN_B) TPM2:tpm_ch,3(TPM2_CH3) SAI1:sai_rx_bclk(SAI1_RX_BCLK) LPI2C2:lpi2c_sda(LPI2C2_SDA) GPIO1:gpio_io,03(GPIO1_IO03)
E21 107 UART1 (Default 3.3 V) / 1.8 V UART1_TXD X_UART1_TXD/BOOT_MODE_0 GPIO1:gpio_io,05(GPIO1_IO05) LPUART1:lpuart_tx(LPUART1_TX) LPSPI2:lpspi_pcs,0(LPSPI2_PCS0) TPM1:tpm_ch,1(TPM1_CH1) S400_UART:s400_uart_tx(S400_UART_TX) LPUART1:lpuart_tx(LPUART1_TX)
F21 116 UART2 (Default 3.3 V) / 1.8 V UART2_TXD X_UART2_TXD/BOOT_MODE_1 GPIO1:gpio_io,07(GPIO1_IO07) LPUART2:lpuart_tx(LPUART2_TX)/LPUART1:lpuart_rts_b(LPUART1_RTS_B) LPSPI2:lpspi_sck(LPSPI2_SCK) TPM1:tpm_ch,3(TPM1_CH3) LPUART2:lpuart_tx(LPUART2_TX)
G21 111 SPI (Default 3.3 V) / 1.8 V SAI1_TXFS X_SPI1_CS0/BOOT_MODE_2 GPIO1:gpio_io,11(GPIO1_IO11) LPUART2:lpuart_dtr_b(LPUART2_DTR_B) LPSPI1:lpspi_pcs,0(LPSPI1_PCS0) SAI1:sai_tx_sync(SAI1_TX_SYNC)/SAI1:sai_tx_data,01(SAI1_TX_DATA01) MQS1:mqs_left(MQS1_LEFT) LPSPI1:lpspi_pcs,0(LPSPI1_PCS0)
H21 109 SPI (Default 3.3 V) / 1.8 V SAI1_TXD0 X_SPI1_CLK/BOOT_MODE_3 GPIO1:gpio_io,13(GPIO1_IO13) LPUART2:lpuart_rts_b(LPUART2_RTS_B)/LPUART1:lpuart_dtr_b(LPUART1_DTR_B) LPSPI1:lpspi_sck(LPSPI1_SCK) SAI1:sai_tx_data,00(SAI1_TX_DATA00) CAN1:can_tx(CAN1_TX) LPSPI1:lpspi_sck(LPSPI1_SCK)
J21 21 LCD (Default 3.3 V) / 1.8 V GPIO_IO00 X_LCD_CLK GPIO2:gpio_io,00(GPIO2_IO00) FLEXIO1:flexio_flexio,00(FLEXIO1_FLEXIO00) LPUART5:lpuart_tx(LPUART5_TX) LPSPI6:lpspi_pcs,0(LPSPI6_PCS0) MEDIAMIX:mediamix_cam_clk(MEDIAMIX_CAM_CLK)/MEDIAMIX:mediamix_disp_clk(MEDIAMIX_DISP_CLK) LPI2C3:lpi2c_sda(LPI2C3_SDA)/LPI2C5:lpi2c_sda(LPI2C5_SDA) MEDIAMIX:mediamix_disp_clk(MEDIAMIX_DISP_CLK)
K21 24 LCD (Default 3.3 V) / 1.8 V GPIO_IO03 X_LCD_HSYNC GPIO2:gpio_io,03(GPIO2_IO03) FLEXIO1:flexio_flexio,03(FLEXIO1_FLEXIO03) LPUART5:lpuart_rts_b(LPUART5_RTS_B) LPSPI6:lpspi_sck(LPSPI6_SCK) MEDIAMIX:mediamix_cam_hsync(MEDIAMIX_CAM_HSYNC)/MEDIAMIX:mediamix_disp_hsync(MEDIAMIX_DISP_HSYNC) LPI2C4:lpi2c_scl(LPI2C4_SCL)/LPI2C6:lpi2c_scl(LPI2C6_SCL) MEDIAMIX:mediamix_disp_hsync(MEDIAMIX_DISP_HSYNC)
L21 28 LCD (Default 3.3 V) / 1.8 V GPIO_IO07 X_LCD_D3 GPIO2:gpio_io,07(GPIO2_IO07) FLEXIO1:flexio_flexio,07(FLEXIO1_FLEXIO07) LPUART6:lpuart_rts_b(LPUART6_RTS_B) LPSPI3:lpspi_pcs,1(LPSPI3_PCS1)/LPSPI7:lpspi_sck(LPSPI7_SCK) MEDIAMIX:mediamix_cam_data,01(MEDIAMIX_CAM_DATA01)/MEDIAMIX:mediamix_disp_data,03(MEDIAMIX_DISP_DATA03) LPI2C7:lpi2c_scl(LPI2C7_SCL) MEDIAMIX:mediamix_disp_data,03(MEDIAMIX_DISP_DATA03)
M21 30 LCD (Default 3.3 V) / 1.8 V GPIO_IO09 X_LCD_D5 GPIO2:gpio_io,09(GPIO2_IO09) FLEXIO1:flexio_flexio,09(FLEXIO1_FLEXIO09) LPUART7:lpuart_rx(LPUART7_RX) LPSPI3:lpspi_sin(LPSPI3_SIN) TPM3:tpm_extclk(TPM3_EXTCLK) MEDIAMIX:mediamix_cam_data,03(MEDIAMIX_CAM_DATA03)/MEDIAMIX:mediamix_disp_data,05(MEDIAMIX_DISP_DATA05) LPI2C7:lpi2c_scl(LPI2C7_SCL) MEDIAMIX:mediamix_disp_data,05(MEDIAMIX_DISP_DATA05)
N21 35 LCD (Default 3.3 V) / 1.8 V GPIO_IO13 X_LCD_D9 GPIO2:gpio_io,13(GPIO2_IO13) FLEXIO1:flexio_flexio,13(FLEXIO1_FLEXIO13) LPUART8:lpuart_rx(LPUART8_RX) LPSPI8:lpspi_sin(LPSPI8_SIN) TPM4:tpm_ch,2(TPM4_CH2) MEDIAMIX:mediamix_disp_data,09(MEDIAMIX_DISP_DATA09) LPI2C8:lpi2c_scl(LPI2C8_SCL) PDM:pdm_bit_stream,03(PDM_BIT_STREAM03) MEDIAMIX:mediamix_disp_data,09(MEDIAMIX_DISP_DATA09)
P21 37 LCD (Default 3.3 V) / 1.8 V GPIO_IO15 X_LCD_D11 GPIO2:gpio_io,15(GPIO2_IO15) FLEXIO1:flexio_flexio,15(FLEXIO1_FLEXIO15) LPUART3:lpuart_rx(LPUART3_RX)/LPUART8:lpuart_rts_b(LPUART8_RTS_B)/LPUART4:lpuart_rx(LPUART4_RX) LPSPI8:lpspi_sck(LPSPI8_SCK) MEDIAMIX:mediamix_cam_data,07(MEDIAMIX_CAM_DATA07)/MEDIAMIX:mediamix_disp_data,11(MEDIAMIX_DISP_DATA11) MEDIAMIX:mediamix_disp_data,11(MEDIAMIX_DISP_DATA11)
R21 38 LCD (Default 3.3 V) / 1.8 V GPIO_IO16 X_LCD_D12 GPIO2:gpio_io,16(GPIO2_IO16) FLEXIO1:flexio_flexio,16(FLEXIO1_FLEXIO16) LPUART3:lpuart_cts_b(LPUART3_CTS_B)/LPUART4:lpuart_cts_b(LPUART4_CTS_B) LPSPI4:lpspi_pcs,2(LPSPI4_PCS2) MEDIAMIX:mediamix_disp_data,12(MEDIAMIX_DISP_DATA12) SAI3:sai_tx_bclk(SAI3_TX_BCLK) PDM:pdm_bit_stream,02(PDM_BIT_STREAM02) MEDIAMIX:mediamix_disp_data,12(MEDIAMIX_DISP_DATA12)
T21 43 LCD (Default 3.3 V) / 1.8 V GPIO_IO21 X_LCD_D17 GPIO2:gpio_io,21(GPIO2_IO21) LPSPI5:lpspi_sck(LPSPI5_SCK)/LPSPI4:lpspi_sck(LPSPI4_SCK) TPM4:tpm_ch,1(TPM4_CH1) MEDIAMIX:mediamix_disp_data,17(MEDIAMIX_DISP_DATA17) SAI3:sai_tx_data,00(SAI3_TX_DATA00)/SAI3:sai_rx_bclk(SAI3_RX_BCLK) PDM:pdm_clk(PDM_CLK) MEDIAMIX:mediamix_disp_data,17(MEDIAMIX_DISP_DATA17)
U21 46 LCD (Default 3.3 V) / 1.8 V GPIO_IO24 X_SD3_DATA0/LCD_D20 GPIO2:gpio_io,24(GPIO2_IO24) FLEXIO1:flexio_flexio,24(FLEXIO1_FLEXIO24) LPSPI6:lpspi_pcs,1(LPSPI6_PCS1) USDHC3:usdhc_data,0(USDHC3_DATA0) TPM3:tpm_ch,3(TPM3_CH3) MEDIAMIX:mediamix_disp_data,20(MEDIAMIX_DISP_DATA20) JTAG:jtag_mux_tdo(JTAG_MUX_TDO) MEDIAMIX:mediamix_disp_data,20(MEDIAMIX_DISP_DATA20)
V21 47 LCD (Default 3.3 V) / 1.8 V GPIO_IO25 X_SD3_DATA1/LCD_D21 GPIO2:gpio_io,25(GPIO2_IO25) FLEXIO1:flexio_flexio,25(FLEXIO1_FLEXIO25) LPSPI7:lpspi_pcs,1(LPSPI7_PCS1) USDHC3:usdhc_data,1(USDHC3_DATA1) TPM4:tpm_ch,3(TPM4_CH3) MEDIAMIX:mediamix_disp_data,21(MEDIAMIX_DISP_DATA21) CAN2:can_tx(CAN2_TX) JTAG:jtag_mux_tck(JTAG_MUX_TCK) MEDIAMIX:mediamix_disp_data,21(MEDIAMIX_DISP_DATA21)
W21 49 LCD (Default 3.3 V) / 1.8 V GPIO_IO27 X_SD3_DATA3/LCD_D23 GPIO2:gpio_io,27(GPIO2_IO27) FLEXIO1:flexio_flexio,27(FLEXIO1_FLEXIO27) LPSPI5:lpspi_pcs,1(LPSPI5_PCS1) USDHC3:usdhc_data,3(USDHC3_DATA3) TPM6:tpm_ch,3(TPM6_CH3) MEDIAMIX:mediamix_disp_data,23(MEDIAMIX_DISP_DATA23) CAN2:can_rx(CAN2_RX) JTAG:jtag_mux_tms(JTAG_MUX_TMS) MEDIAMIX:mediamix_disp_data,23(MEDIAMIX_DISP_DATA23)
Y21 GPIO_IO29 I2C3_SCL GPIO2:gpio_io,29(GPIO2_IO29) FLEXIO1:flexio_flexio,29(FLEXIO1_FLEXIO29) LPI2C3:lpi2c_scl(LPI2C3_SCL) LPI2C3:lpi2c_scl(LPI2C3_SCL)
AA21 VSS5
  • No labels